Laboratorio #3 Memoria ROM
Se realiza implementación
de una memoria ROM, para esto se implementa adicionalmente un conversor
paralelo serie para realizar
esta implementación se utilizó el programa Xilin en lenguaje VHDL y se programó
en tarjeta FPGA BASYS2. El contador se realiza con flip-flops JK las
salidas de los flip-flops JK se ingresan al conversor paralelo serie, el cual
me entrega un vector que es el que reconoce la memoria ROM para identificar la posición
en memoria, esta posición en memoria me entrega mi salida como un vector.
Posición y dato en memoria ROM
Código Conversor paralelo serie
Esquematico Xilinx
Evidencia entrega laboratorio.
Comentarios
Publicar un comentario