Laboratorio #2 Decodificador Alfanumerico

Se realiza diseño e implementación de un decodificador alfanumérico con display de 16 segmentos, el cual nos permite hacer una visualización de todo el alfabeto y los números del 0 al 9.

Se utiliza un contador ascendente con flil-flops de 6 bits, utilizando como entrada de reloj un pulsador y otro para reiniciar el conteo, la salida de cada flip-flop va a una compuerta negadora ya que el decodificador detecta flacos de subida, de igual forma a la salida del decodificador se colocan compuertas negadoras ya que la salida son de lógica negada.


Diseño de Visualización display 16 Segmentos

Tabla de Diseño


Diseño en Xilinx


Evidencia entrega laboratorio #2

Comentarios

Entradas populares de este blog

Prototipo banda clasificadora de cajas por tamaño en FPGA

Laboratorio#4 Public